freiberufler DeepLearning and Parallel Signal Processing Expert auf freelance.de

DeepLearning and Parallel Signal Processing Expert

offline
  • auf Anfrage
  • 90459 Nürnberg
  • Weltweit
  • de  |  en
  • 08.05.2018

Kurzvorstellung

Embedded - Entwickler mit Fokus auf FPGA und GPU-Entwicklung sowie Data Science mit Python / Tensorflow

Qualifikationen

  • Elektrotechnik3 J.
  • Embedded Entwicklung / hardwarenahe Entwicklung4 J.
  • Hardware-Design4 J.
  • Ingenieurwissenschaft3 J.
  • Projektmanagement

Projekt‐ & Berufserfahrung

Entrepreneur
Ingenieurbüro [...], Fürth
11/2014 – 9/2015 (11 Monate)
High-Tech- und Elektroindustrie
Tätigkeitszeitraum

11/2014 – 9/2015

Tätigkeitsbeschreibung

Field: Engineering

Role: Entrepreneur

Project: sign language to speech translator

Activitys:

• Concept
• Hardware Design
• Embedded Software Design
• Application Software Design
• Patent
• Founding


Technical environment:

Embedded Sensors, Bluetooth, Microcontrollers, C, Android NDK, TTS, Artificial Intelligence, LEAN, SIGNO-Patentförderung, Bayrischer Innovationsgutschein, BayTOU, KMU-Innovativ,

Eingesetzte Qualifikationen

Hardware-Design, Android, Software Design, C, C#, C++, Picmicro, Bioenergietechnik, Filtertechnik, Embedded Software, Lean Prozesse, Design (allg.)

Freiberuflicher FPGA-Spezialist
Germaneers GmbH, Ingolstadt
9/2014 – 10/2014 (2 Monate)
Automobilindustrie
Tätigkeitszeitraum

9/2014 – 10/2014

Tätigkeitsbeschreibung

PCI Express Debugging

Choaching neuer Mitarbeiter

Eingesetzte Qualifikationen

Embedded Entwicklung / hardwarenahe Entwicklung, Embedded Systems, Hardware-Design, Elektrotechnik, Ingenieurwissenschaft

Freiberuflicher FPGA-Spezialist
Medav GmbH, Bayern
4/2014 – 7/2014 (4 Monate)
Luft- und Raumfahrtindustrie
Tätigkeitszeitraum

4/2014 – 7/2014

Tätigkeitsbeschreibung

Elternzeitzvertretung in einem Defense Projekt

Eingesetzte Qualifikationen

Ingenieurwissenschaft

Freiberuflicher FPGA Spezialist
Innovationszentrum für Telekommunikationstechnik G, Erlangen
5/2013 – 8/2013 (4 Monate)
High-Tech- und Elektroindustrie
Tätigkeitszeitraum

5/2013 – 8/2013

Tätigkeitsbeschreibung

Projekt: LBE (Low Band Exciter), DVB-T Sender

im Projekt durchzuführende Tätigkeiten:
• IFFT-Clockdomain Crossing
• Samplerateconversion 20/8,197534
• Umsetzung variabler Signallaufzeiten
• 4x Upsampling
• Floorplaning
• Timing Closure Spartan6 @ 200 MHz
• Verifikation mit Matlab & Modelsim

Technisches Umfeld:
FPGA, VHDL, Mentor Graphics ModelSim DE, Xilinx Spartan6, Xilinx
Virtex5, Xilinx Virtex6, Synopsys Synplify Pro, Matlab, make

Eingesetzte Qualifikationen

Embedded Entwicklung / hardwarenahe Entwicklung, Embedded Systems, Hardware-Design, Elektrotechnik, Ingenieurwissenschaft

Freiberuflicher FPGA Spezialist
Innovationszentrum für Telekommunikationstechnik G, Erlangen
2/2013 – 5/2013 (4 Monate)
High-Tech- und Elektroindustrie
Tätigkeitszeitraum

2/2013 – 5/2013

Tätigkeitsbeschreibung

erstes Projekt: SCE, (Single Channel Emulator) Simulation von Satellitenübertragungswegen in Hardware.

im Projekt durchzuführende Tätigkeiten:
• Portierung Additive White Gaussian Noise (AWGN) Generator
• Upsampler 2x
• Downsampler 2x
• Upsampler 24x (@ 1,8 Giga Sampels)
• Samplerateconverter 15/16 (@ 1,69 Giga Sampels)
• Samplerateconverter 16/15 (@ 1,8 Giga Sampels)
• Variabler Samplerateconverter 2048/1920+n (@ 1,8 Giga Sampels nominal)
• Floorplaning
• Timing Closure Virtex6 @ 330 MHz
• Verifikation mit Matlab & Modelsim

Technisches Umfeld:
FPGA, VHDL, Mentor Graphics ModelSim DE, Xilinx Spartan6, Xilinx
Virtex5, Xilinx Virtex6, Synopsys Synplify Pro, Matlab, make

Eingesetzte Qualifikationen

Embedded Entwicklung / hardwarenahe Entwicklung, Embedded Systems, Hardware-Design, Elektrotechnik, Ingenieurwissenschaft

Projektleiter
BMW, München
6/2012 – 1/2013 (8 Monate)
Automobilindustrie
Tätigkeitszeitraum

6/2012 – 1/2013

Tätigkeitsbeschreibung

im Projekt durchzuführende Tätigkeiten:

• Mein Aufgabengebiet umfasst die Durchführung von Technologieentwicklungsprojekten und beratende Tätigkeit bei technologischen Themen unserer Zulieferer.
• Hardwareinbetriebnahmen
• Implementierungen in C

Technisches Umfeld:
CAN, AT90CAN128, UART, Oszilloskop, Schaltungstechnik

Eingesetzte Qualifikationen

Projektmanagement (IT), Projektleitung / Teamleitung (IT), C, Elektronische Schaltungstechnik, Technisches Projektmanagement, CAN-Bus (controller area network), Projektmanagement

Consultant für FPGA Firmwareentwicklung
Rohe & Schwarz, München
10/2011 – 4/2012 (7 Monate)
High-Tech- und Elektroindustrie
Tätigkeitszeitraum

10/2011 – 4/2012

Tätigkeitsbeschreibung

Projekt: Korrelationsbasierter HF-Peilempfänger

im Projekt durchzuführende Tätigkeiten/Aufgaben/Teilprojekte:

Konzeption
Aufwandsabschätzung
Durchführbarkeitsstudien
Aufteilung auf 12 FPGAs
Anpassung bestehender HDL-Module / Konzepte
HDL-Umsetzung
Dokumentation

Technisches Umfeld:
FPGA, VHDL, Mentor Graphics ModelSim SE, Mentor Graphics HDL-Designer, Xilinx Virtex5, Synopsys Synplify Pro

Eingesetzte Qualifikationen

Embedded Entwicklung / hardwarenahe Entwicklung, Embedded Systems, Hardware-Design, Elektrotechnik, Ingenieurwissenschaft

FPGA Firmwareentwicklung
SIEMENS Infrastructure & Cities, Nürnberg
6/2011 – 8/2011 (3 Monate)
High-Tech- und Elektroindustrie
Tätigkeitszeitraum

6/2011 – 8/2011

Tätigkeitsbeschreibung

Projektname: Siebas PN CIO

Projektkurzbeschreibung:

Design einer sicherheitskritischen (SIL 2) Kompakt-IO Baugruppe für Bahnanwendungen

im Projekt durchzuführende Tätigkeiten/Aufgaben/Teilprojekte:

Spezifikation
Ressourcenabschätzung
Implementierung
Simulation

Technisches Umfeld:
FPGA, VHDL, Mentor Graphics ModelSim SE, Altera MaxII

Eingesetzte Qualifikationen

Embedded Entwicklung / hardwarenahe Entwicklung, Embedded Systems, Hardware-Design, Elektrotechnik, Ingenieurwissenschaft

FPGA Firmwareentwicklung
SIEMENS Industry, Fürth
7/2010 – 8/2011 (1 Jahr, 2 Monate)
Maschinen-, Geräte- und Komponentenbau
Tätigkeitszeitraum

7/2010 – 8/2011

Tätigkeitsbeschreibung

Projektkurzbeschreibung:

Design-to-Cost einer Profibus-Kommunikationsbaugruppe für Kraftwerksanwendungen

im Projekt durchzuführende Tätigkeiten/Aufgaben/Teilprojekte:

Portierung des Profibus ASIC Bausteins DPC31 Step C auf aktuelle FPGA.
Spezifische Anpassungen für die Umsetzung der IM616 Kommunikationsbaugruppe.
Leistungsanalyse
Timing Closure
Verifikation
Inbetriebnahme

Technisches Umfeld:
FPGA, VHDL, Mentor Graphics ModelSim SE, Xilinx Spartan6, Lattice ECP3
Xilinx Chipscope Pro, Synopsys Synplify Pro

Eingesetzte Qualifikationen

Embedded Entwicklung / hardwarenahe Entwicklung, Embedded Systems, Hardware-Design, Elektrotechnik, Ingenieurwissenschaft

FPGA Firmwareentwicklung
SIEMENS Energie, Erlangen
3/2010 – 5/2010 (3 Monate)
High-Tech- und Elektroindustrie
Tätigkeitszeitraum

3/2010 – 5/2010

Tätigkeitsbeschreibung

Projektname: GIBSIM SVC

Projektkurzbeschreibung:

Erstellung von FPGA-Simulations-Algorithmen für das HGÜ-System PLUSCONTROL

im Projekt durchzuführende Tätigkeiten/Aufgaben/Teilprojekte:

Projektübernahme
Reduktion des Logikverbrauches im MI-FPGA
Partionierung des Designs auf 2 asyncrone FPGAs
Firmwareänderung der CPLD-Baugruppen

Technisches Umfeld:
FPGA, VHDL, Xilinx Spartan3E, Mentor Graphics ModelSim SE, Mentor Graphics HDL-Designer, Xilinx ISE, Xilinx Chipscope Pro, Synopsys Synplify Pro

Eingesetzte Qualifikationen

Embedded Entwicklung / hardwarenahe Entwicklung, Embedded Systems, Hardware-Design, Elektrotechnik, Ingenieurwissenschaft

FPGA Firmwareentwicklung
Solectrix GmbH, Nürnberg
10/2009 – 2/2010 (5 Monate)
High-Tech- und Elektroindustrie
Tätigkeitszeitraum

10/2009 – 2/2010

Tätigkeitsbeschreibung

Projektname: HD-SDI Videoassistent

im Projekt durchzuführende Tätigkeiten/Aufgaben/Teilprojekte:

Umsetzung von BT.656 und HD-SDI Videoströmen auf 2 Gigabit Ethernet-Lanes (UDP,IP RTP)
Konzeption, VHDL-Design, Inbetriebnahme, Dokumentation
Weitere Aufgabe: Portierung eines Video-Raid-Speichersystems

Technisches Umfeld:

FPGA, VHDL, Xilinx Virtex5, Xilinx ISE, Mentor Graphics ModelSim, SVN, make, BT.656, HD-SDI, Gigabit-Ethernet, UDP/IP, RTP

Eingesetzte Qualifikationen

Embedded Entwicklung / hardwarenahe Entwicklung, Embedded Systems, Hardware-Design, Firmware, Subversion, Systemmigration, Storage, RTP (Real-Time Transport Protocol), RSVP (Resource reSerVation Protocol), Ethernet, Inbetriebnahme (allg.), Mentor Graphics (allg.), Creo Elements/Pro (Pro/ENGINEER, Pro/E, ProE), Technische Konzeption, Design (allg.), Indesign

Wissenschaftliche Hilfskraft, Diplomand, Wissenschaftlicher Mitarbeiter
Fraunhofer-Institut für Integrierte Schaltungen II, Erlangen
9/2008 – 6/2009 (10 Monate)
Hochschulen und Forschungseinrichtungen
Tätigkeitszeitraum

9/2008 – 6/2009

Tätigkeitsbeschreibung

Diplomthema: Untersuchung zur effizienten Berechnung von Filterkoeffizienten zur Entzerrung von Übertragungskanälen in Hardware

Kernthema: Lösung überbestimmter Gleichungssysteme nach kleinsten Fehlerquadrat in paralleler Hardware

Recherche möglicher Verfahren
Kategorisierung
Komplexitäts-, Aufwands- und Geschwindigkeitsbetrachtungen
Numerische Simulationen der Genauigkeit
Bewertung
Implementierung und Verifikation

Technisches Umfeld:
FPGA, MathWorks Matlab, Mentor Graphics ModelSim SE & Precision Synthesis, Xilinx ISE, VHDL, Linux

Eingesetzte Qualifikationen

Embedded Entwicklung / hardwarenahe Entwicklung, Hardware-Design, Linux (Kernel), Simulink, Elektrotechnik, Filtertechnik, Mentor Graphics (allg.), Ingenieurwissenschaft

Ausbildung

Deep Learning Foundation Program
Nanodegree
2017
UDACITY Mountain View, California
Self-Driving Car Nanodegree Program
Nanodegree
2017
UDACITY Mountain View, California
Projektmanagement (mit Zertifikat Projektleiter/in [IHK])
Ausbildung
2013
ILS - Institut für Lernsysteme GmbH, Deutschland
Elektrotechnik (Schwerpunkt Informations- und Kommunikationstechnik)
Dipl. Ing.
2008
HS Coburg

Über mich

Ich bin ein Embedded-Entwickler mit Fokus auf FPGA und ASIC-Entwicklung. Weiter habe ich ein Faible für Projekte mit Gewissen algorithischen Anspruch sowie für hohe Datendurchsatzraten.

Weitere Kenntnisse

Qualifikationsprofil

FPGA Fabrics and Electronic Design Automation Software zuletzt in:

Xilinx: Spartan 2,3,6, Virtex 4,5,6, ISE, XST, PlanAhead, Chipscope 2013
Altera: MaxII, Cyclon 2,3, Quartus II 2011
Lattice: ECP 3, ispLever, Diamonds 2011
Synopsys: Symplify PRO 2013
Mentor Graphics: ModelSim, HDL Designer 2013
Mentor Graphics: HDL Designer 2012
Mentor Graphics: Precision Synthesis 2009
VHDL 2013
CadSoft EAGLE 2008

Embedded Systems
Intel 8051 2008
Infineon XC166 2007
Motorola DSP56004 2008
Vinculum 2 2011
Keil µVision 2008
GCC 2012
Assembler 2008
C 2012

Anwendungssoftware
C# 2006
Java 2005
Eclipse 2005
Microsoft Visual Studio 2006
GCC, MinGW 2009
MathWorks Matlab 2013
TCL 2013

Versionskontrolle und Dokumentation
ClearCase 2012
SVN 2013
CVS 2009
doxygen 2012

Methodik
Algorithmenentwurf & Parallele Verarbeitung 2013
Floorplaning 2013
Constraining & Timing Closure 2013

Betriebssysteme
Linux 2013
Windows 2013

Persönliche Daten

Sprache
  • Deutsch (Muttersprache)
  • Englisch (Fließend)
Reisebereitschaft
Weltweit
Arbeitserlaubnis
  • Europäische Union
Home-Office
bevorzugt
Profilaufrufe
4270
Alter
39
Berufserfahrung
16 Jahre und 1 Monat (seit 10/2008)
Projektleitung
1 Jahr

Kontaktdaten

Nur registrierte PREMIUM-Mitglieder von freelance.de können Kontaktdaten einsehen.

Jetzt Mitglied werden