freiberufler Dipl.-Ing. (FH) Elektrotechnik, Fachrichtung Nachrichtentechnik | Softwaretester (ISTQB) | Embedded Systems | FPGA auf freelance.de

Dipl.-Ing. (FH) Elektrotechnik, Fachrichtung Nachrichtentechnik | Softwaretester (ISTQB) | Embedded Systems | FPGA

zuletzt online vor wenigen Stunden
  • 90€/Stunde
  • 89231 Neu-Ulm
  • Umkreis (bis 200 km)
  • de  |  en  |  sv
  • 20.11.2024

Kurzvorstellung

• Dipl.-Ing. (FH) Elektrotechnik, Fachrichtung Nachrichtentechnik an der Technischen Hochschule Nürnberg
• mehr als 20 Jahre Berufserfahrung als Entwicklungsingenieurin, vorwiegend FPGAs, aber auch digitale Hardware, embedded Software

Qualifikationen

  • Configuration Management3 J.
  • Firmware13 J.
  • FPGA
  • ISTQB

Projekt‐ & Berufserfahrung

Systemtester
Rheinmetall Electronics GmbH, Bremen, Home-Office
8/2023 – 2/2024 (7 Monate)
IT & Entwicklung
Tätigkeitszeitraum

8/2023 – 2/2024

Tätigkeitsbeschreibung

Systemtest, Requirements zu Test Instructions

Eingesetzte Qualifikationen

Requirement Analyse, Testen

Softwaretester C#
Piller GmbH über Gulp GmbH, Osterode, Remote
3/2022 – 12/2022 (10 Monate)
Maschinen-, Geräte- und Komponentenbau
Tätigkeitszeitraum

3/2022 – 12/2022

Tätigkeitsbeschreibung

Applikation für Unterbrechungsfreie Stromversorgung für U-Boote
Test einer C# und .NET - Applikation
Tools: GitLab, Visual Studio

Eingesetzte Qualifikationen

Testen

Test- und FPGA-Ingenieurin
Bosch Sensortec GmbH, Reutlingen
5/2021 – 9/2021 (5 Monate)
Konsumgüterindustrie
Tätigkeitszeitraum

5/2021 – 9/2021

Tätigkeitsbeschreibung

Schnittstellentests auf Leiterplattenebene
FPGA Ansteuerung der optischen Systeme
Python Testautomatisierung
Tools: Git,Jenkins, Atlassian Jira

Eingesetzte Qualifikationen

Bildverarbeitung

Verifikationsingenieur FPGA (Festanstellung)
MBDA Deutschland GmbH, Schrobenhausen
5/2020 – 5/2021 (1 Jahr, 1 Monat)
Luft- und Raumfahrtindustrie
Tätigkeitszeitraum

5/2020 – 5/2021

Tätigkeitsbeschreibung

• Flugkörper - Abschusssystem für Kampfjets
• Sicherheitsanforderung Kategorie SIL3/SIL4
• Firmware Verifikation des FPGA Codes mit der Programmiersprache SystemVerilog und der UVM (Universal Verification Methodology) Methodik
• Aufbau der Testbench, Durchführung der Tests, Code Coverage Anforderung : 100 %
• Festlegung der Testfälle in enger Zusammenarbeit mit den Hardware-in-the-Loop Testern im Labor
• Dokumentation: Testplan, Verifikationsbeschreibung in englischer Sprache

• Programmiersprache: SystemVerilog
• Technik/ Methodik : UVM (Universal Verification Methodology)
• Tools: Mentor Graphics Questa, Mentor Graphics Visualizer, IBM RQM (Rational Quality Management) mit DOORS Next

Eingesetzte Qualifikationen

Hardwarebeschreibungssprache

FPGA Entwicklungsingenieurin (Festanstellung)
JacoL FPGA Entwicklungen, Ulm
11/2018 – 2/2019 (4 Monate)
IT & Entwicklung
Tätigkeitszeitraum

11/2018 – 2/2019

Tätigkeitsbeschreibung

• Teil des Entwicklungsteam in einem spezifischen Kundenprojekt
• Inbetriebnahme und Erstellung von VHDL Source Code und IP Cores
• Validierung von IP Cores durch Simulation

Eingesetzte Qualifikationen

Firmware

Hardware Entwicklungsingenieurin (Festanstellung)
NewTec GmbH, Pfaffenhofen an der Roth
5/2018 – 9/2018 (5 Monate)
IT & Entwicklung
Tätigkeitszeitraum

5/2018 – 9/2018

Tätigkeitsbeschreibung

• FPGA Entwicklung Sicherheitstechnik, Altera FPGA
• Testbench-Erstellung
• Module-Design für eine FPGA Anwendung zur Auswertung von Sensoren und Ansteuerung von Aktoren
• Implementierung der VHDL-Module für die Anwendung
• Spezifikation von Testfällen für die implementierten VHDL- Module
• Implementierung von Testkripte für die Testbench der VHDL- Module
• Erstellung eines Workflows für die werkzeuggestütze Ermittlung der Code Coverage

Eingesetzte Qualifikationen

Firmware

FPGA Entwicklungsingenieurin
NewTec GmbH, Pfaffenhofen an der Roth
9/2017 – 4/2018 (8 Monate)
Dienstleistungsbranche
Tätigkeitszeitraum

9/2017 – 4/2018

Tätigkeitsbeschreibung

• FPGA Programmierung
• Integration eines Testsystems ( Hardware und Mechanik, FPGA, Mikrocontroller, GUI)
• Durchführung von Schnittstellentests und Fehlerbehebung
• C# Programmierung in einem bestehenden System
• Definition neuer Anforderungen für das Testsystem
• Erweiterung der Kenntnisse eines sicherheitskritischen Systems in der Medizintechnik

Eingesetzte Qualifikationen

Firmware

Software Entwicklungsingenieurin (Festanstellung)
Nash Technologies GmbH, Nürnberg
5/2012 – 3/2016 (3 Jahre, 11 Monate)
Telekommunikation
Tätigkeitszeitraum

5/2012 – 3/2016

Tätigkeitsbeschreibung

• Eigenverantwortliche FPGA Entwicklung für ein Testsystem
• Durchführung von Schnittstellentests und Fehlerbehebung
• Umsetzung digitaler Signalverarbeittungsalgorithmen für FPGAs in der Hardwarebeschreibungssprache VHDL
• Erstellung von englischer Dokumentation wie Design- und Testbeschreibungen
• Aufbau einer automatisierten Verifikationsumgebung unter Verwendung von Perl und Linux Shell Scripts
• Erstellung einer Machbarkeitsanalyse

Eingesetzte Qualifikationen

Firmware

Software Entwicklungsingenieurin (Festanstellung)
Nash Technologies GmbH, Nürnberg
5/2011 – 4/2012 (1 Jahr)
Telekommunikation
Tätigkeitszeitraum

5/2011 – 4/2012

Tätigkeitsbeschreibung

• Ausarbeitung einer Machbarkeitsanalyse hinsichtlich Möglichkeiten der Re-Architektur einer bestehenden FPGA Software
• Detektion und Entfernung ungenutzter Funktionen/Komponenten
• Implementierung neuer Funktionen

Eingesetzte Qualifikationen

Firmware

Konfigurationsmanagerin für Software (Festanstellung)
EADS Deutschland GmbH, Ulm
3/2007 – 3/2010 (3 Jahre, 1 Monat)
Luft- und Raumfahrtindustrie
Tätigkeitszeitraum

3/2007 – 3/2010

Tätigkeitsbeschreibung

- Erstellung von Konfigurationsmanagementplänen und -dokumentenin deutscher und
englischer Sprache
- Erstellung von Produktstrukturen (Identifikation von Konfigurationseinheiten und Abbildung
in den Konfigurationsmanagementtools)
- Durchführung von Change- und Releaseboards
- Bildung von Baselines und Bauzustandsfestschreibungen
- Durchführung desinternen Änderungsmanagements
- Erstellung von Auswertungen und Statusdarstellungen
- Archivierung von Produkten
- Mitarbeit in internen Projektteams

Eingesetzte Qualifikationen

Configuration Management

FPGA Entwicklungsingenieurin im Bereich Radar (Festanstellung)
EADS Deutschland GmbH, Ulm
5/2003 – 2/2007 (3 Jahre, 10 Monate)
Luft- und Raumfahrtindustrie
Tätigkeitszeitraum

5/2003 – 2/2007

Tätigkeitsbeschreibung

- Entwicklung von FPGA-Designs in VHDL
- Entwicklung von Modulen in komplexen FPGA’s im Team
- Durchführung von Simulationen als Methode zur Entwicklung
- Erstellung der dazugehörigen Test- und Steuersoftware und Prüfvorschriften
- Erstellung von Skripten in PERL und TcI/Tk zur Automatisierung von Entwicklungsabläufen
in der FPGA-Entwicklung
- Dokumentation der Arbeitsergebnisse

Eingesetzte Qualifikationen

Firmware

ASIC / FPGA Entwicklungsingenieurin (Festanstellung)
Ericsson Eurolab Deutschland GmbH, Nürnberg
10/1999 – 4/2003 (3 Jahre, 7 Monate)
Telekommunikation
Tätigkeitszeitraum

10/1999 – 4/2003

Tätigkeitsbeschreibung

• Produktentwicklung UMTS BasisstationenASIC / FPGA Entwicklungsingenieurin
• FPGA zu ASIC Konvertierung
• Dokumentationserstellung von Serienprodukten
• Schnittstellen- und Pinspezifikation des ASICs
• Verifikation im Labor der Mixed-Signal Baugruppe

Eingesetzte Qualifikationen

Firmware

Ingenieurassistentin (Festanstellung)
Siemens AG, Erlangen
10/1992 – 9/1993 (1 Jahr)
High-Tech- und Elektroindustrie
Tätigkeitszeitraum

10/1992 – 9/1993

Tätigkeitsbeschreibung

• Vertriebsassistenz in der Zementindustrie

Eingesetzte Qualifikationen

Vertrieb (allg.)

Zertifikate

ISTQB Software Tester Foundation Level
2019

Ausbildung

Elektrotechnik , Fachrichtung Nachrichtentechnik
Dipl.-Ing. (FH) Elektrotechnik
1999
Nürnberg, Georg-Simon-Ohm Technische Hochschule
Ingenieurassistentin Fachrichtung Energie- und Automatisierungstechnik
Ausbildung
1992
Erlangen, Fachschule für elektrotechnische Assiste

Über mich

Dipl.-Ing.(FH) Nachrichtentechnik| FPGA/ASIC| automatisierte SW Tests| bevorzuge Firmen, die gründliches Testen wertschätzen

Weitere Kenntnisse

Programmiersprachen:
VHDL, PERL, MatLab, LINUX (Shell scripts, Makefiles), SystemVerilog, C#, C/C++, Visual Basic
Management Tools:
SVN, Jira, SAP, Serena Tools, ClearCase
Embedded Tools:
Mentor (Modelsim, Design Architect), XILINX (ISE, Vivado), Visual Studio, IAR Embedded Workbench, Synplify-Pro, Synopsys Design Compiler, HDL-Designer
Schnittstellen:
CAN, I2C, SPI, HDMI, externes DDR3 ansteuern, GTP, CPRI, Register-Interface Mikrocontroller
Testsystem:
Automatisierte Test mit LINUX Shell Scripts und Makefiles,
Tests zur funktionalen Sicherheit mit Code Coverage,
Statische Tests mit Code Collaborator,
Durchführung von Schnittstellentests und Fehlerbehebung,
Software Konfiguration Management, Labor-Verifikation einer Mixed-Signal Baugruppe, Zertifikat: ISTQB Foundation Level
Dokumentation:
Microsoft Office, Libre Office

Persönliche Daten

Sprache
  • Deutsch (Muttersprache)
  • Englisch (Fließend)
  • Schwedisch (Gut)
  • Französisch (Grundkenntnisse)
Reisebereitschaft
Umkreis (bis 200 km)
Arbeitserlaubnis
  • Europäische Union
Profilaufrufe
1486
Alter
54
Berufserfahrung
25 Jahre und 1 Monat (seit 10/1999)

Kontaktdaten

Nur registrierte PREMIUM-Mitglieder von freelance.de können Kontaktdaten einsehen.

Jetzt Mitglied werden