freiberufler ASIC/FPGA Design and Verification Engineer auf freelance.de

ASIC/FPGA Design and Verification Engineer

offline
  • auf Anfrage
  • OX2 6EY Oxford
  • Europa
  • en
  • 09.01.2020

Kurzvorstellung

ASIC/FPGA Design and Verification Engineer.

Qualifikationen

  • Analogelektronik
  • Digitale Elektronik
  • Elektrische Energietechnik
  • Hardwarebeschreibungssprache2 J.
  • Verilog

Projekt‐ & Berufserfahrung

Senior FPGA/ASIC Design Engineer
Kundenname anonymisiert, Antwerp
10/2017 – 9/2019 (2 Jahre)
Telekommunikation
Tätigkeitszeitraum

10/2017 – 9/2019

Tätigkeitsbeschreibung

• Beamforming of antenna module for 28GHz 5G products.
• Completed RTL according to design rules.
• Interwork & Design Documentation
• 5G NR Beamforming FPGA:
o Beamforming of antenna module for 39GHz 5G products.
o Completed: RTL according to design rules.
o Static Timing Analysis (STA) of FPGA IO interfaces, Synthesis constraints.
• Testbench development with Verilog and System Verilog. Also verification of microprocessor systems using C and assembler.
• Mixed signal integration, modeling and simulation.
• Validation of ASICs. Software development and debug using in-circuit emulators.

Eingesetzte Qualifikationen

FPGA, Hardwarebeschreibungssprache

Über mich

Design/Verification Engineer.

Persönliche Daten

Sprache
  • Englisch (Muttersprache)
Reisebereitschaft
Europa
Arbeitserlaubnis
  • Europäische Union
Profilaufrufe
913
Alter
45
Berufserfahrung
22 Jahre und 5 Monate (seit 06/2002)

Kontaktdaten

Nur registrierte PREMIUM-Mitglieder von freelance.de können Kontaktdaten einsehen.

Jetzt Mitglied werden