Hardware und FPGA Entwicklungsingenieur
- Verfügbarkeit einsehen
- 0 Referenzen
- 100‐120€/Stunde
- 15712 Königs Wusterhausen
- auf Anfrage
- de | en
- 24.10.2024
Kurzvorstellung
FPGA Erfahrung mit ALTERA, XILINX, Microsemi.
Arbeit: Wenn nicht im Raum Berlin, dann nur wenn Home Office möglich!
Qualifikationen
Projekt‐ & Berufserfahrung
6/2019 – 6/2024
Tätigkeitsbeschreibung
FPGA Entwicklung: 1/10/100 Gbit/s Ethernet Schnittstellen, AXI Stream Datenpfad Komponenten, Vivado SoC Design, AXI Register Interface, PCIe, Pflege der Vivado Projekte
SW Entwicklung: Helper Funktionen für FPGA Register, Testfälle für FPGA Akzeptanztests (C++ unter Anleitung)
Embedded Systems, FPGA, Riviera-PRO (Aldec), Hardwarebeschreibungssprache, Vivado (Xilinx), Lithografie, Git, Jira
10/2018 – 11/2018
TätigkeitsbeschreibungReview und Überarbeitung eines XILINX Artix-7 FPGA zur Steuerung eines Elekromotors für die automobile Zukunft.
Eingesetzte QualifikationenVivado (Xilinx)
5/2017 – 2/2018
Tätigkeitsbeschreibung
FPGA und Hardware Entwicklung für magnetische Drehgeber.
ALTERA MAX10 FPGA Familie. Software Entwicklung in C für Embedded NIOS CPU.
Eclipse, Mentor Graphics, Quartus (Altera)
11/2016 – 2/2017
Tätigkeitsbeschreibung
Schnittstellen eines XILINX Zynq FPGA für ein Gasanalysegerät:
Sensor Messwerterfassung über SPI, Sensor Control über SPI, I2C Schnittstellen, Schrittmotor Ansteuerung, diverse Sensoren über SPI, AXI Register Interface
Mentor Graphics, Vivado (Xilinx)
6/2016 – 9/2016
Tätigkeitsbeschreibung
Redesign eines Produkts mit alten ALTERA EPLDs. Konvertierung der
Funktionen (Original: Grafisches design und AHDL sourcen ) nach VHDL
und Integration in ein Microsemi IGLOO2 FPGA zusammen mit neuen
Funktionalitäten. Review des Hardware Designs.
Remote Projekt. Tools: Microsemi Libero, ATERA Quartus, Modelsim
Embedded Entwicklung / hardwarenahe Entwicklung, Microsemi (allg.), FPGA, Hardware-Design
2/2016 – 3/2016
Tätigkeitsbeschreibung
Weiterentwicklung der SITLine40G Virtex-7 FPGAs zur Unterstützung von
verschlüsselten Remote Management Nachrichten.
FPGA
1/2015 – 10/2015
TätigkeitsbeschreibungSporadische Beschäftigung zur Weiterentwicklung und Pflege der Produkte. Neue Features für Microsemi Fusion FPGA. Unterstützung bei der Inbetriebnahme eines Radio Security Module Nachfolgers.
Eingesetzte QualifikationenEmbedded Entwicklung / hardwarenahe Entwicklung, Hardwarebeschreibungssprache, Microsemi (allg.), FPGA
9/2012 – 3/2013
TätigkeitsbeschreibungFPGA Entwicklung mehrerer Teilfunktionen für ALTERA FPGA.
Eingesetzte QualifikationenHardwarebeschreibungssprache, Altera (allg.), Quartus (Altera), FPGA, Forschung & Entwicklung
7/2012 – 12/2014
Tätigkeitsbeschreibung
Projekt Radio Security Module:
Fortsetzung der FPGA Entwicklung Fusion FPGA, Fertigungseinführung
Projekt SITLINE 40G:
Hardware Entwicklung: 10Gbase-T Ethernet Interface Board, Interface Board mit 3 Virtex-7 FPGAs
FPGA-Entwicklung für XILINX Virtex-7 FPGA: 1Gigabit und 10Gigabit Ethernet Interface Cores, XILINX Aurora, Microblaze SoC System. Spartan-6 FPGA: 1G Ethernet Interfaces, Lösung von Implementierungsproblemen im FPGA, VHDL. Entwicklungssoftware: XILINX ISE und Vivado, Modelsim, RivieraPRO, ClearCase, SVN, PDM
Microsemi Smart Fusion FPGA
Embedded Entwicklung / hardwarenahe Entwicklung, Hardwarebeschreibungssprache, Microsemi (allg.), Mentor Graphics, Riviera-PRO (Aldec), Vivado (Xilinx), Lithografie, FPGA, Hardware-Design, Embedded Systems, IT Sicherheit (allg.), Subversion, Ethernet, Product Information Management, Forschung & Entwicklung
8/2008 – 6/2012
Tätigkeitsbeschreibung
Projekt Radio Security Module
Hardwareentwicklung des Moduls von den Requirements bis zur Serienreife. (Komponenten: Power PC Core IQ, XILINX FPGA, ACTEL FPGA, Power Management, Interfaces )
Hardwareentwicklung Debug Board für das Security Module.
Hardwareentwicklung Entwicklungsplattform für das Security Module.
+ FPGA Design XILINX FPGA ( Ethernet interfaces, PCI Express Bus interface, diverse serielle Schnittstellen)
+ FPGA Design ACTEL Fusion FPGA (Boot Process, Power Sequencing, Smart Card interface, FUSION Analog System)
Projekt 1G Multipoint Verschlüsseler
Aufrüstung eines XILINX Krypto FPGA Designs mit neuen Features.
( Stichworte: AES Verschlüsselung, Integritätsberechnung mit Galois Counter mode)
Projekt ETH50
ALTERA FPGA Entwicklung. eTSEC interface Anbindung an FPGA. Die Ethernet Schnittstellen eines PowerPC (82xx) eTSEC interfaces haben ihre Datenpuffer über einen PCI Bus im Speicher eines FPGA. Das komplette Handling der eTSEC Schnittstellen übernimmt die FPGA Hardware anstatt der sonst üblichen Software Steuerung.
Projekt Ethernet 10G Verschlüsseler
FPGA Design (Altera) 10 Gigabit Ethernet Schnittstellen ( XAUI Interface) und Anbindung an FPGA interne Schnittstelle ( Local Link)
Embedded Entwicklung / hardwarenahe Entwicklung, Hardwarebeschreibungssprache, Microsemi (allg.), Mentor Graphics, Lithografie, Quartus (Altera), FPGA, Hardware-Design, IT Sicherheit (allg.), Telekommunikation / Netzwerke (allg.), Ethernet, Forschung & Entwicklung
12/2006 – 7/2008
Tätigkeitsbeschreibung
Hardware und FPGA Entwicklung für den IP-ASI Konverter ITB100 im Auftrag der Firma Blankom Antennentechnik.
Konzeption des Gerätes nach Kundenanforderungen:
ALTERA Cyclone II FPGA mit embedded NIOS CPU. 1000base-T Streaming Ethernet, 10/100 base-T Control Ethernet, 2 DDR SDRAM Speicher, Flash, I2C, MII, GMII, ASI
Betriebssystem: Linux
Alleinverantwortung für die Entwicklung des FPGA:
+ Anpassung des ALTERA ‚DVB over IP’ Referenzdesings an die Produktanforderungen. Integration 10/100 Ethernet Core, I2C Core, Modifikation Gigabit Ethernet Core (Protokoll Filter)
+ Werkzeuge: ALTERA Quartus, Modelsim SE, Programmiersprache Verilog
+ Neuentwicklungen: Constant Bit Rate (CBR) Mode Regelung für ASI Ausgänge, PID Monitor, ASI Input/Output, 204 Packet Filter,
+ Weiterentwicklung der Betriebssoftware zu Test- und Simulations-zwecken, Programmiersprache C
+ Komplettsimulation des FPGA (inkl. NIOS SW) mit Modelsim SE. Testbench mit Ethernet Daten Input direkt aus Wireshark PCAP Files.
Hardwarebeschreibungssprache, Mentor Graphics, Quartus (Altera), FPGA, Hardware-Design, Verilog, Linux (Kernel), C, Ethernet, Videotechnik, Forschung & Entwicklung
Ausbildung
Berlin
Weitere Kenntnisse
FPGA Design, VHDL, Verilog, ALTERA, XILINX, Microsemi, Modelsim, RivieraPro, Vivado, ISE,
Spartan, Virtex-7, SmartFusion
ClearCase, PDM, GIT, SVN
Drei Patente auf FPGA Designs.(Einfach meinen Namen google'n)
Persönliche Daten
- Deutsch (Muttersprache)
- Englisch (Fließend)
- Europäische Union
Kontaktdaten
Nur registrierte PREMIUM-Mitglieder von freelance.de können Kontaktdaten einsehen.
Jetzt Mitglied werden